北京化工大学2005年组成原理与操作系统考研真题试卷(回忆版)
日期:2014-04-23 17:54

(单词翻译:单击)

计算机组成原理:(60分)
一 填空或判断对错(对,画“√”,错则画“×”)(30分)
1. 设x=-67/128,字长N=8(包括一位符号位),

则:
[x]原=_____,[x]移=_____,
[-x]补=_____。
2.一个N+1位(包括一个符号位)的整数补码所对应的十进制真值表示范围是_____。
3.存储器是计算机的记忆设备,它主要用来_____。
A.存数据 B.存程序
C.存数据和存程序 D.存微程序
4.程序计数器(PC)内存放的是___ _ 。
5.半导体静态RAM靠_____来存储信息,半导体动态RAM靠_____来存储信息
6.同步控制是_____。
A.只适用于CPU控制的方式
B.只适用于外设控制的方式
C.由统一时序信号控制的方式
D.所有指令执行时间都相同的方式
7.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_____。
A.堆栈寻址方式 B.立即寻址方式
C.隐含寻址方式 D.间接寻址方式
8.指令格式中,地址码字段是通过_______________来体现的,因为通过某种方式的变换,可以给出___________地址.通常的指令格式有

_____________,______________,___________________三种。
9.二地址指令中,操作数的物理位置有三种形式,它们是____________型,______________,和__________________型.
10.根据传达信息的种类不同,系统总线分为以下三组线:(1)_____________,(2)___________________,和(3)____________.
11.连接在单总线上的设备均以__________和__________________形式申请使用总线.
12.中央处理器(CPU)的四个主要功能是:____________,__________,____________ _,和______________.
13.微程序控制器中,机器指令与微指令之间的关系是:每一条________由一段用__________编成的____________来解释执行.
二、(15分) 以CPU(主设备)读I/O设备为例,描述总线通信中异步通信方式的全互锁时序(答案要求以图说明)。
三、(15分) 某机的存储器地址空间分配如图(a)所示,(b)为存储器的地址译码电路,译码电路可在A组跨接端子和B组跨接端子之间分别进行连接。74LS139是2:4译码器(B为高位),使能端G接地表示译码器处于译码工作状态。
要求:

1. 写出ROM1、ROM2、RAM1、RAM2的存储容量,以十进制KB表示。
2. 完成A组跨接端子和B组跨接端子内部的正确连接,以便使地址译码电路按图(a)的要求进行正确寻址。所有的连接过程要加以描述。
地址 存储器芯片
0000H 空
4000H ROM2
8000H ROM1
C000H RAM2
E000H
FFFFH RAM1

图(a)地址空间

分享到